摘要:针对IEEE802.11ac多输入多输出(MIMO)正交频分复用(OFDM)系统,设计一种支持8组128点数据并行处理的低功耗FFT/IFFT处理器,利用RAM实现对输入和输出数据的顺序调整,使得处理器可以与MIMO—OFDM系统中其他模块直接进行数据通信。该处理器通过Verilog语言实现,采用TSMC65nm工艺库进行逻辑综合,结果表明其在0.9V,125oC的工艺库最差工作条件下可达到100MHz工作频率,与利用寄存器延时单元实现输入和输出数据顺序调整的FFT/IFFT处理器相比,总的门数减少了32.98%,功耗降低了79.4%。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社